データシートサーチシステム |
|
LT8920 データシート(PDF) 21 Page - List of Unclassifed Manufacturers |
|
LT8920 データシート(HTML) 21 Page - List of Unclassifed Manufacturers |
21 / 51 page LT8920 Datasheet V1.1 Page 21 Jan. 2017 Bit Name R/W Description default 3:1 BRCLK_SEL R/W Selects output clock signal to BRCLK pin: 3’b000: keep low 3’b001: crystal buffer out 3’b010: crystal divided by 2 3’b011: crystal divided by 4 3’b100: crystal divided by 8 3’b101: TXCLK 1 MHz 3’b110: APLL_CLK (12 MHz during Tx, Rx) 3’b111: keep low 011B 0 (Reserved) W/R (Reserved) 0B |
同様の部品番号 - LT8920 |
|
同様の説明 - LT8920 |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |