データシートサーチシステム |
|
AD1871 データシート(PDF) 6 Page - Analog Devices |
|
AD1871 データシート(HTML) 6 Page - Analog Devices |
6 / 28 page AD1871 –6– REV. 0 DATA INTERFACE TIMING (STANDALONE MODE–SLAVE) Mnemonic Description Min Typ Max Unit Comment tBCH BCLK High Width 30 ns tBCL BCLK Low Width 30 ns tBDSD DOUT Delay 20 ns From BCLK Falling tLRS LRCLK Setup 10 ns To BCLK Rising tLRH LRCLK Hold 5 ns From BCLK Rising tBDSD BCLK LRCLK DOUT LEFT-JUSTIFIED MODE DOUT RIGHT-JUSTIFIED MODE LSB DOUT I2S-JUSTIFIED MODE tBCH tDBP tBCL MSB MSB–1 MSB MSB 8-BIT CLOCKS (24-BIT DATA) 12-BIT CLOCKS (20-BIT DATA) 16-BIT CLOCKS (16-BIT DATA) tLRS Figure 3. Slave Data Interface Timing |
同様の部品番号 - AD1871 |
|
同様の説明 - AD1871 |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |