データシートサーチシステム |
|
AK5522 データシート(PDF) 17 Page - Asahi Kasei Microsystems |
|
AK5522 データシート(HTML) 17 Page - Asahi Kasei Microsystems |
17 / 84 page [AK5522] 017002311-E-00 2017/03 - 17 - 11. Switching Characteristics (Parallel Control Mode) ■ System Clocks □ External Master Mode (Parallel Control Mode) (Ta= 40 - +105C; AVDD=3.0 - 3.6V or 4.5 - 5.5V, DVDD=3.0 - 3.6V or 1.7 - 1.98V, C L=20pF, unless otherwise specified) Parameter Symbol Min. Typ. Max. Unit MCLK Input Timing MCLK=256fsn Frequency fMCLK 2.048 - 13.824 MHz Pulse Width Low tMCLKL 32 - - ns Pulse Width High tMCLKH 32 - - ns MCLK=512fsn, 256fsd, 128fsq Frequency fMCLK 4.096 - 27.648 MHz Pulse Width Low tMCLKL 16 - - ns Pulse Width High tMCLKH 16 - - ns LRCK Output Timing Stereo Mode Frequency (fs) Normal Speed MCLK 256fs, 512fs fsn 8 - 54 kHz Double Speed MCLK 256fs fsd 54 - 108 kHz Quad Speed MCLK 128fs fsq 108 - 216 kHz Duty Cycle dLRCK - 50 - % BICK Output Timing Stereo Mode Period tBICK - 1/(64fs) - s Duty Cycle dBICK - 50 - % |
同様の部品番号 - AK5522 |
|
同様の説明 - AK5522 |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |