データシートサーチシステム |
|
STK22C48-SF45TR データシート(PDF) 2 Page - Simtek Corporation |
|
STK22C48-SF45TR データシート(HTML) 2 Page - Simtek Corporation |
2 / 15 page 2 February 2007 Document Control #ML0004 Rev 0.3 STK22C48 PIN CONFIGURATIONS PIN NAMES Pin Name I/O Description A10-A0 Input Address: The 11 address inputs select one of 2,048 bytes in the nvSRAM array DQ7-DQ0 I/O Data: Bi-directional 8-bit data bus for accessing the nvSRAM E Input Chip Enable: The active low E input selects the device W Input Write Enable: The active low W enables data on the DQ pins to be written to the address location latched by the falling edge of E G Input Output Enable: The active low G input enables the data output buffers during read cycles. De-asserting G high caused the DQ pins to tri-state. VCC Power Supply Power: 5.0V, ±10% VSS Power Supply Ground VCAP NC A7 A6 A5 A4 A3 A2 A1 A0 DQ0 DQ1 DQ2 VSS VCCX HSB A8 A9 NC G W 1 2 3 4 5 6 7 8 9 10 11 12 13 14 28 27 26 25 24 23 22 21 20 19 18 17 16 15 A10 E DQ7 DQ6 DQ5 DQ4 DQ3 28-pin 300 mil SOIC 28-pin 330 mil SOIC |
同様の部品番号 - STK22C48-SF45TR |
|
同様の説明 - STK22C48-SF45TR |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |