データシートサーチシステム |
|
74LVC1G38GV データシート(PDF) 3 Page - NXP Semiconductors |
|
74LVC1G38GV データシート(HTML) 3 Page - NXP Semiconductors |
3 / 15 page 74LVC1G38_3 © NXP B.V. 2007. All rights reserved. Product data sheet Rev. 03 — 27 August 2007 3 of 15 NXP Semiconductors 74LVC1G38 2-input NAND gate; open drain 6. Pinning information 6.1 Pinning 6.2 Pin description 7. Functional description [1] H = HIGH voltage level; L = LOW voltage level; Z = high-impedance OFF state Fig 4. Pin configuration SOT353-1 and SOT753 Fig 5. Pin configuration SOT886 Fig 6. Pin configuration SOT891 74LVC1G38 AVCC B GND Y 001aab718 1 2 3 5 4 74LVC1G38 B 001aab832 A GND n.c. VCC Y Transparent top view 2 3 1 5 4 6 74LVC1G38 B 001aaf180 A GND n.c. VCC Y Transparent top view 2 3 1 5 4 6 Table 3. Pin description Symbol Pin Description SOT353-1/SOT753 SOT886/SOT891 A 1 1 data input B 2 2 data input GND 3 3 ground (0 V) Y 4 4 data output n.c. - 5 not connected VCC 5 6 supply voltage Table 4. Function table[1] Input Output A B Y LLZ LH Z HL Z HHL |
同様の部品番号 - 74LVC1G38GV |
|
同様の説明 - 74LVC1G38GV |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |