データシートサーチシステム |
|
SN74AUP1G57YZPR データシート(PDF) 3 Page - Texas Instruments |
|
|
SN74AUP1G57YZPR データシート(HTML) 3 Page - Texas Instruments |
3 / 18 page www.ti.com LOGIC CONFIGURATIONS A Y B 1 2 3 6 5 4 A Y B VCC A Y B A Y B 1 2 3 6 5 4 A Y B VCC A Y B A Y B 1 2 3 6 5 4 A Y B VCC A Y B A Y B 1 2 3 6 5 4 A Y B VCC A Y B 1 2 3 6 5 4 A Y B VCC Y A B SN74AUP1G57 LOW-POWER CONFIGURABLE MULTIPLE-FUNCTION GATE SCES503G – NOVEMBER 2003 – REVISED APRIL 2007 FUNCTION SELECTION TABLE LOGIC FUNCTION FIGURE NO. 2-input AND 1 2-input AND with both inputs inverted 4 2-input NAND with inverted input 2, 3 2-input OR with inverted input 2, 3 2-input NOR 4 2-input NOR with both inputs inverted 1 2-input XNOR 5 Figure 1. 2-Input AND Gate Figure 2. 2-Input NAND Gate With Inverted A Input Figure 3. 2-Input NAND Gate With Inverted B Input Figure 4. 2-Input NOR Gate Figure 5. 2-Input XNOR Gate 3 Submit Documentation Feedback |
同様の部品番号 - SN74AUP1G57YZPR |
|
同様の説明 - SN74AUP1G57YZPR |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |