データシートサーチシステム |
|
DAC1001D125 データシート(PDF) 2 Page - NXP Semiconductors |
|
DAC1001D125 データシート(HTML) 2 Page - NXP Semiconductors |
2 / 25 page DAC1001D125_1 © NXP B.V. 2008. All rights reserved. Product data sheet Rev. 01 — 24 November 2008 2 of 25 NXP Semiconductors DAC1001D125 Dual 10-bit, up to 125 Msps DAC 4. Ordering information 5. Block diagram Table 1. Ordering information Type number Package Name Description Version DAC1001D125HL LQFP48 plastic low profile quad flat package; 48 leads; body 7 × 7 × 1.4 mm SOT313-2 Fig 1. Block diagram 001aai947 VDDA DB9 to DB0 REFIO DA9 to DA0 DAC1001D125 DAC A LATCH DAC A DAC B LATCH DAC B REFERENCE CONTROL AMPLIFIER AVIRES AGND VDDD DGND BVIRES GAINCTRL PWD IOUTBP IOUTBN IOUTAP IOUTAN 10 10 INPUT A LATCH INPUT B LATCH 10 10 10 WRTA/IQWRT CLKA/IQCLK WRTB/IQSEL CLKB/IQRESET 10 |
同様の部品番号 - DAC1001D125 |
|
同様の説明 - DAC1001D125 |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |