データシートサーチシステム |
|
74AUP1G97GW データシート(PDF) 10 Page - NXP Semiconductors |
|
74AUP1G97GW データシート(HTML) 10 Page - NXP Semiconductors |
10 / 19 page 74AUP1G97_4 © NXP B.V. 2009. All rights reserved. Product data sheet Rev. 04 — 23 June 2009 10 of 19 NXP Semiconductors 74AUP1G97 Low-power configurable multiple function gate 12. Waveforms Measurement points are given in Table 10. VOL and VOH are typical output voltage drop that occur with the output load. Fig 12. Input A, B and C to output Y propagation delay times Y output A, B, C input Y output GND VI VOH VOH VOL VOL VM VM VM VM VM VM tPLH tPLH tPHL tPHL 001aab593 Table 10. Measurement points Supply voltage Output Input VCC VM VM VI tr = tf 0.8 V to 3.6 V 0.5VCC 0.5VCC VCC ≤ 3.0 ns |
同様の部品番号 - 74AUP1G97GW |
|
同様の説明 - 74AUP1G97GW |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |