データシートサーチシステム |
|
74F543 データシート(PDF) 9 Page - NXP Semiconductors |
|
74F543 データシート(HTML) 9 Page - NXP Semiconductors |
9 / 15 page 74F543_4 © NXP B.V. 2010. All rights reserved. Product data sheet Rev. 04 — 26 January 2010 9 of 15 NXP Semiconductors 74F543 Octal latched transceiver with dual enable; 3-state VM = 1.5 V VOL is a typical voltage output level that occurs with the output load. Fig 8. Propagation delay 3-state output enable to LOW-level and output disable from LOW-level 001aae906 VM VM 3.5 V VOL + 0.3 V VM tPLZ tPZL An, Bn OEAB, OEBA, EAB, EBA VOL VI GND VM = 1.5 V The shaded areas indicate when the input is permitted to change for predictable output performance. Fig 9. Data set-up and hold times and latch enable pulse width 001aae905 VM An, Bn LEAB, LEBA, EAB, EBA VM VM VM VM VM tsu(H) th(H) tsu(L) th(L) tWL VI GND VI GND |
同様の部品番号 - 74F543 |
|
同様の説明 - 74F543 |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |