データシートサーチシステム |
|
74LVC2G53DP データシート(PDF) 3 Page - NXP Semiconductors |
|
74LVC2G53DP データシート(HTML) 3 Page - NXP Semiconductors |
3 / 23 page 74LVC2G53_5 © NXP B.V. 2008. All rights reserved. Product data sheet Rev. 05 — 18 June 2008 3 of 23 NXP Semiconductors 74LVC2G53 2-channel analog multiplexer/demultiplexer 6. Pinning information 6.1 Pinning Fig 2. Logic diagram 001aad387 Z Y0 S Y1 E Fig 3. Pin configuration SOT505-2 (TSSOP8) and SOT765-1 (VSSOP8) Fig 4. Pin configuration SOT833-1 (XSON8) 74LVC2G53 ZVCC EY0 GND Y1 GND S 001aae798 1 2 3 4 6 5 8 7 74LVC2G53 Y1 Y0 VCC S GND E Z GND 001aae800 36 27 18 45 Transparent top view |
同様の部品番号 - 74LVC2G53DP |
|
同様の説明 - 74LVC2G53DP |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |