データシートサーチシステム |
|
74LVC1G74GN データシート(PDF) 4 Page - NXP Semiconductors |
|
74LVC1G74GN データシート(HTML) 4 Page - NXP Semiconductors |
4 / 25 page 74LVC1G74 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2010. All rights reserved. Product data sheet Rev. 9 — 5 August 2010 4 of 25 NXP Semiconductors 74LVC1G74 Single D-type flip-flop with set and reset; positive edge trigger 6. Pinning information 6.1 Pinning Fig 4. Pin configuration SOT505-2 and SOT765-1 Fig 5. Pin configuration SOT833-1, SOT1089, SOT1116 and SOT1203 74LVC1G74 CP VCC DSD QRD GND Q 001aab659 1 2 3 4 6 5 8 7 74LVC1G74 RD SD VCC Q Q D CP GND 001aab658 36 27 18 45 Transparent top view Fig 6. Pin configuration SOT996-2 Fig 7. Pin configuration SOT902-1 001aah948 74LVC1G74 Transparent top view 8 7 6 5 1 2 3 4 CP D Q GND VCC SD RD Q 001aaf641 D RD CP Q SD Q Transparent top view 3 6 1 5 7 2 terminal 1 index area 74LVC1G74 |
同様の部品番号 - 74LVC1G74GN |
|
同様の説明 - 74LVC1G74GN |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |