データシートサーチシステム |
|
ISL267450AIUZ データシート(PDF) 2 Page - Intersil Corporation |
|
ISL267450AIUZ データシート(HTML) 2 Page - Intersil Corporation |
2 / 17 page ISL267440, ISL267450A 2 FN7708.0 December 5, 2011 Typical Connection Diagram Pin Configuration ISL267440, ISL267450A (8 LD MSOP) TOP VIEW VREF VIN+ VIN– GND VDD SCLK SDATA CS REFP-P + + +3V/5V SUPPLY μP/μC VREF SERIAL INTERFACE 10 μF 0.1 μF REFP-P VREF 8 7 6 5 1 2 3 4 VIN+ VIN – GND VDD SCLK SDATA CS Pin Descriptions ISL267440, ISL267450A DESCRIPTION PIN NAME PIN NUMBER VDD 8 Supply voltage, +2.7V to 5.25V. SCLK 7 Serial clock input. Controls digital I/O timing and clocks the conversion. SDATA 6 Digital conversion output. CS 5 Chip select input. Generally controls the start of a conversion though not always the sampling signal. GND 4 Ground VIN– 3 Negative analog input. VIN+ 2 Positive analog input. VREF 1 Reference voltage. |
同様の部品番号 - ISL267450AIUZ |
|
同様の説明 - ISL267450AIUZ |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |