データシートサーチシステム |
|
AD9253BCPZ-80 データシート(PDF) 9 Page - Analog Devices |
|
AD9253BCPZ-80 データシート(HTML) 9 Page - Analog Devices |
9 / 40 page Data Sheet AD9253 Rev. 0 | Page 9 of 40 D0–A D0+A D1–A D1+A FCO– BYTEWISE MODE FCO+ D0–A D0+A D1–A D1+A FCO– DCO– DCO+ DCO+ CLK+ CLK– DCO– FCO+ BITWISE MODE SDR DDR D10 N – 16 D08 N – 16 D06 N – 16 D04 N – 16 D02 N – 16 LSB N – 16 D10 N – 17 D08 N – 17 D06 N – 17 D04 N – 17 D02 N – 17 LSB N – 17 MSB N – 16 D09 N – 16 D07 N – 16 D05 N – 16 D03 N – 16 D01 N – 16 MSB N – 17 D09 N – 17 D07 N – 17 D05 N – 17 D03 N – 17 D01 N – 17 D05 N – 16 D04 N – 16 D03 N – 16 D02 N – 16 D01 N – 16 LSB N – 16 D05 N – 17 D04 N – 17 D03 N – 17 D02 N – 17 D01 N – 17 LSB N – 17 MSB N – 16 D10 N – 16 D09 N – 16 D08 N – 16 D07 N – 16 D06 N – 16 MSB N – 17 D10 N – 17 D09 N – 17 D08 N – 17 D07 N – 17 D06 N – 17 tEH tCPD tFRAME tFCO tPD tDATA tLD tEL VIN±x tA N – 1 N N + 1 Figure 5. 12-Bit DDR/SDR, Two-Lane, 2× Frame Mode D0–x D0+x FCO– DCO+ CLK+ VIN±x CLK– DCO– FCO+ D12 N – 17 MSB N–17 D11 N – 17 D10 N – 17 D9 N – 17 D8 N – 17 D7 N – 17 D6 N – 17 D5 N – 17 D4 N – 17 D3 N – 17 D2 N – 17 D1 N – 17 LSB N – 17 0 N – 17 0 N – 17 MSB N – 16 D14 N – 16 D13 N – 16 tA tDATA tEH tFCO tFRAME tPD tCPD tEL N – 1 N Figure 6. Wordwise DDR, One-Lane, 1× Frame, 16-Bit Output Mode |
同様の部品番号 - AD9253BCPZ-80 |
|
同様の説明 - AD9253BCPZ-80 |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |