データシートサーチシステム |
|
SL4051BD データシート(PDF) 4 Page - System Logic Semiconductor |
|
SL4051BD データシート(HTML) 4 Page - System Logic Semiconductor |
4 / 6 page SL4051B System Logic Semiconductor SLS AC ELECTRICAL CHARACTERISTICS(C L=50pF,Input t r=tf=20.0 ns) VCC Guaranteed Limit Symbol Parameter V ≥ -55 °C ≤ 25 °C ≤ 125 °C Unit tPLH, tPHL Maximum Propagation Delay , Analog Input to Analog Output (Figure 1) RL=200k Ω 5 10 15 60 30 20 60 30 20 120 60 40 ns tPLZ, tPHZ Maximum Propagation Delay , Address to Analog Output (Figure 2) RL=10k Ω VEE=GND=0 5 10 15 720 320 240 720 320 240 1440 640 480 ns VEE=-5V 5 450 450 900 tPLZ, tPZL Maximum Propagation Delay, Enable to Analog Output (Figure 2) RL=10k Ω VEE=GND=0 5 10 15 720 320 240 720 320 240 1440 640 480 ns VEE=-10V 5 400 400 800 tPHZ, tPZH Maximum Propagation Delay, Enable to Analog Output (Figure 2) RL=10k Ω VEE=GND=0 5 10 15 450 210 160 450 210 160 900 420 320 ns VEE=-10V 5 300 300 600 CIN Maximum Input Capacitance, Channel-Select or Enable Inputs - 7.5 7.5 7.5 pF CI/O Maximum Capacitance VEE=GND=-5V CIS 5 - 5 - pF COS 5 - 30 - Feedthrough CIOS 5 - 0.2 - |
同様の部品番号 - SL4051BD |
|
同様の説明 - SL4051BD |
|
|
リンク URL |
プライバシーポリシー |
ALLDATASHEET.JP |
ALLDATASHEETはお客様のビジネスに役立ちますか? [ DONATE ] |
Alldatasheetは | 広告 | お問い合わせ | プライバシーポリシー | リンク交換 | メーカーリスト All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |